Fragen zur Verlegung von Leiterplatten, bei denen Spuren auf der Leiterplatte platziert werden. Es kann manuell durchgeführt werden, jedoch bieten viele PCB-CAD-Programme einen Autorouter, um den Prozess zu unterstützen.
Ich habe einen Mikrocontroller und ein FPGA auf derselben Karte. Wenn beide mit der gleichen Taktrate laufen, kann ich sie dann mit nur einem Oszillator takten? Es scheint, als gäbe es etwas, auf das ich hier achten sollte, aber ich kann mir keine Probleme damit vorstellen, wenn ich nur die …
Ich verwende einen MSP430FR2633-Mikrocontroller und einen ADS122C04IPWR-DAC über I2C bei 100 kHz. Kann ich die I2C-Leitungen durch Durchkontaktierungen in einer 2-Schicht-Leiterplatte verlegen?
Was ist der beste Weg, um Grundebenen miteinander zu verbinden? Ich weiß, dass Masseebenen an mehreren Stellen miteinander verbunden sind, um eine niederohmige GND über die gesamte Platine zu halten und einen Rückweg für die Signale bereitzustellen. Aber zusätzlich zu der Durchkontaktierung sehr nahe an jedem Entkopplungskondensator, Ich habe Layouts …
Normalerweise route ich meine Leiterplatten nie um eine 90 ° -Drehung, wie es die Best Practices empfehlen, aber manchmal gibt es Punkte, an denen 3 Spuren abgefangen werden müssen. Wenn ich immer 45 ° -Drehungen mache, ist an dieser Kreuzung eine 90 ° -Drehung, also ist es in Ordnung oder …
Ich versuche, ein einfaches Board zu verlegen, das erste Mal seit 15 Jahren, seit ich ein lineares 12-V-Netzteil verlegt habe, das mspaint entspricht. Diese Karte besteht hauptsächlich aus einem LPC2387, einem LQFP100-IC, der eine Vielzahl von + 3,3 V- und GND-Verbindungen erfordert. Während ich mit dem Routing der Spuren für …
Ich habe ein fertiges PCB-Design von Altium Designer gezeichnet. Ich möchte über Größen erhöhen. Aber es gibt zu viele von ihnen, und es wird eine sehr lange und lästige Arbeit sein, sie alle nacheinander zu ändern. Gibt es eine Möglichkeit, sie alle gleichzeitig auszuwählen und in der Größe zu ändern?
Ich lese den Anwendungsbericht von TI über das LM3409-Evaluierungsboard. Im Platinenlayout (Abbildung 3) besteht die untere Schicht aus einem einzelnen GND-Guss. Die oberste Schicht weist jedoch auch einige Kupfergüsse auf, die am Ende mit Masse verbunden werden, z. B. die bei LED-, C5, D1 und C1. Was ich nicht verstehe …
Ich entwerfe ein ziemlich komplexes zweilagiges Board - ich sollte mich wirklich für ein vierlagiges entscheiden, aber darum geht es hier nicht. Ich bin mit dem Platzieren und Verlegen von Komponenten fertig und mache den letzten Schliff, z. B. um sicherzustellen, dass die Grundebenen den größten Teil des Bretts bedecken …
Ich habe ein Serial-ATA-Controller-Design, das auf fast allen Geräten der Xilinx 7-Serie funktioniert, mit Ausnahme des Artix-7-Geräts, das mir Kopfschmerzen bereitet ... Das reine Design (SATA 6,0 Gbit / s, 150 MHz Designtakt) kann auf meinem Artix-7 200T implementiert werden. Wenn ich ILA-Kerne hinzufüge (früher als ChipScope bekannt), wird das …
Antworten: Nein, das Layout ist nicht wesentlich falsch. Es stellt sich heraus, dass der Ethernet-Transformator bei Einfügungsverlust um 0,2dB außerhalb der Spezifikation lag, wenn er mit dem von uns verwendeten PHY-IC gekoppelt wurde. Frage Ist beim PCB-Routing des Gigabit-Ethernet etwas merklich falsch? Gigabit-Ethernet unterliegt vielen Designbeschränkungen. Aufgrund des Layouts der …
Gibt es ICs mit N Eingangs- und N Ausgangspins, die es entweder über die EEPROM-Einstellung oder über die On-the-Fly-Steuerung durch einen Mikrocontroller ermöglichen, jeden der N Eingänge zu einem der N Ausgänge zu leiten? Mit anderen Worten, man könnte es beispielsweise verwenden, um die eingehende Leitung an Eingang1 mit der …
Ich bin völlig neu in der Welt der FPGAs und dachte, ich würde mit einem sehr einfachen Projekt beginnen: einem 4-Bit-7-Segment-Decoder. Die erste Version, die ich rein in VHDL geschrieben habe (es ist im Grunde eine einzige Kombination select, keine Uhren erforderlich) und es scheint zu funktionieren, aber ich würde …
Ich arbeite an einer Karte mit einigen LVDS 2.5-Signalen. Alle Anleitungen, die ich über das Board-Layout gelesen habe, sagen, dass keine Durchkontaktierungen zwischen die Differentialspuren eingefügt werden sollen, z. B. diese Anleitung In einigen Fällen wäre es viel einfacher, die Differentialpaare wie folgt auszurichten: Mit Blick auf B5 und B6 …
Ich möchte einen einstellbaren Ausgangs-Abwärtswandler mit den folgenden Anforderungen bauen: Ausgang 1,25-15V Eingang 20-24V Maximaler Strom 5A (mit Begrenzung) Maximale Ausgangswelligkeit 100 mV (vorzuziehen, aber weniger wichtig) Leiterplattenfläche von 50x50mm Mit dem Datenblatt LM5085 IC: glaube ich, dass ich ein Design habe, das funktionieren wird. Das Design, für das ich …
Ich verlege eine Leiterplatte mit einer Ethernet-Verbindung und habe einige Probleme bei der Entscheidung, wie die TX- und RX-Differentialpaare am besten verlegt werden sollen. Ich habe die Impedanzberechnungen durchgeführt, um die für die Differenzimpedanz von 100 Ohm erforderliche Gleisgeometrie herauszufinden, und dies mit dem Board House bestätigt. Ich habe jedoch …
We use cookies and other tracking technologies to improve your browsing experience on our website,
to show you personalized content and targeted ads, to analyze our website traffic,
and to understand where our visitors are coming from.
By continuing, you consent to our use of cookies and other tracking technologies and
affirm you're at least 16 years old or have consent from a parent or guardian.