Das Hochgeschwindigkeitsdesign befasst sich mit dem Design von Schaltungen, die bei hohen Frequenzen arbeiten, bei denen Nebenwirkungen wie die Pfadinduktivität einen signifikanten Einfluss haben.
Geschlossen . Diese Frage muss gezielter gestellt werden . Derzeit werden keine Antworten akzeptiert. Möchten Sie diese Frage verbessern? Aktualisieren Sie die Frage so, dass sie sich nur auf ein Problem konzentriert, indem Sie diesen Beitrag bearbeiten . Geschlossen vor 2 Jahren . 10 Gigabit Ethernet bedeutet, dass 10 Milliarden …
Ich habe eine Ladungsverstärker- / Formungsschaltung von meinem Vorgänger geerbt. Als er ein Tiefpassfilter mit Strom-Spannungs-Umwandlung herstellen wollte, hatte er eine Standardschaltung wie: simulieren Sie diese Schaltung - Schaltplan erstellt mit CircuitLab Er würde einen einzelnen Footprint für R9 und C11 erstellen und diese wie folgt übereinanderlöten: Welche Gründe könnte …
Ich habe ein Design implementiert, das PCIe verwendet. Etwas anders ist, dass die PCIe-Schnittstelle als Chip-zu-Chip-Kommunikationsspur auf einer einzelnen Leiterplatte verwendet wird (z. B. kein PCIe-Anschluss). Das Root-Complex-Gerät ist ein Freescale i.MX6, das mit PCIe Gen 2 kompatibel ist, und das Gerät, mit dem ich kommuniziere, ist ein Marvell WiFi-Modul, …
Theoretisch kann ich kein Problem feststellen, wenn das Twisted Pair über einen Kabelabschluss verfügt, der wie folgt lautet: Ein einzelner Widerstand (R), der der charakteristischen Impedanz des Kabels entspricht, das über die beiden Enden des Paares gelegt ist, oder Zwei Widerstände ( ) über die beiden Enden des Paares, wobei …
Ich habe eine 5 ns Pulsbreite hoch, die aus einem Komparator kommt, der asynchron ist. Ich versuche diesen Puls zu zählen. Mein aktueller Mikrocontroller (dsPIC33FJ) hat einen asynchronen Zähler an Bord, mit einer Mindestspezifikation von mindestens 10 ns Pulsbreite Hoch. Welche Möglichkeiten habe ich, um diesen 5-ns-Impuls zu verlängern / …
Eine ähnliche Frage wird hier gestellt: "Zwei Bypass- / Entkopplungskondensatoren" -Regel? Bei dieser Frage ging es jedoch um parallele Bypass-Kondensatoren ohne Angabe der Gehäusegröße (die Antworten gingen jedoch meist von parallelen Teilen mit unterschiedlichen Gehäusegrößen aus), während es sich speziell um parallele Bypass-Kondensatoren mit der gleichen Gehäusegröße handelt. Ich habe …
Ich richte eine Platine ein, die eine USB-Verbindung verwendet. Die Differentialpaarspuren sind 10 mil voneinander entfernt und haben eine unterschiedliche Länge von etwa 1 mm. Wird es ein Problem sein? Was ist der empfohlene maximale Längenunterschied und der minimale Abstand zwischen ihnen?
Aus Davids Kommentar zu dieser Antwort geht hervor , dass dies bei Hochgeschwindigkeitsdesigns ein unerwünschter Effekt ist. Kann das jemand im Detail erklären?
Ich arbeite derzeit an meinem ersten Hardware-Design für Mikrocontroller. Ich hatte eine Mikrocontroller-Klasse im College, die sich jedoch auf die Softwareseite konzentrierte und ein vorgefertigtes Entwicklungsboard (für die Freescale 68HC12) verwendete. Ich habe eine Frage, die ich zögern kann, weil sie ziemlich einfach und vielleicht sogar offensichtlich erscheint, aber gleichzeitig …
Ich bin daran interessiert, ein OLED-Display mit sehr hoher Bildrate zu entwickeln, das ~ 1000 fps mit einer Auflösung von etwa 1200 x 800 anzeigen kann. Dies hat offensichtlich einige ziemlich strenge Bandbreitenanforderungen und erfordert wahrscheinlich die Verwendung eines FPGA, um einen benutzerdefinierten Controller zu implementieren, da typische Display-Controller nicht …
Ich habe ein Design, bei dem ich einige Hochgeschwindigkeits-ICs habe und einen Kondensator an die Eingangsspannungsleitung anschließen muss, um die Spannung zu stabilisieren und vor Spitzen oder Einbrüchen zu schützen. Ich arbeite mit 5 V und zwischen 300 und 500 mA. Meine Forschung zeigt, dass ich für diese Anwendung einen …
Erst einmal: Dies ist für ein einmaliges (oder zweifaches) Hobbyprojekt, nichts Ernstes. Wenn dies ein kommerzielles Design wäre, würde ich sofort 4-lagig arbeiten (obwohl ich ein solches Projekt überhaupt nicht entwerfen würde). 4-Schicht zu gehen ist nur akzeptabel, wenn es WIRKLICH notwendig ist ; Solche Platinen kosten in diesen Mengen …
Ein Kollege und ich hatten eine Diskussion und eine Meinungsverschiedenheit darüber, wie Hochgeschwindigkeitssignale auf unterschiedliche Weise längenangepasst werden können. Wir gingen mit einem Beispiel eines DDR3-Layouts. Alle Signale in der Abbildung unten sind DDR3-Datensignale, daher sind sie sehr schnell. Um Ihnen einen Eindruck von der Skalierung zu geben, beträgt die …
Ich versuche, mit der STM32-MCU ein gutes Layout für den Quad SPI NOR-Flash-Speicher MT25QL256ABA1EW9-0SIT zu erstellen. Mein Problem ist, dass ich die Pinbelegung des Speicherchips ziemlich unpraktisch finde. Ich habe es geschafft, die Pins auf der MCU-Seite so zu tauschen, dass die Signale nebeneinander liegen, aber es ist immer noch …
Ich habe ein Serial-ATA-Controller-Design, das auf fast allen Geräten der Xilinx 7-Serie funktioniert, mit Ausnahme des Artix-7-Geräts, das mir Kopfschmerzen bereitet ... Das reine Design (SATA 6,0 Gbit / s, 150 MHz Designtakt) kann auf meinem Artix-7 200T implementiert werden. Wenn ich ILA-Kerne hinzufüge (früher als ChipScope bekannt), wird das …
We use cookies and other tracking technologies to improve your browsing experience on our website,
to show you personalized content and targeted ads, to analyze our website traffic,
and to understand where our visitors are coming from.
By continuing, you consent to our use of cookies and other tracking technologies and
affirm you're at least 16 years old or have consent from a parent or guardian.