Was ist der Unterschied zwischen einem Latch und einem Flip-Flop? Was ich denke, ist, dass ein Latch einem Flip-Flop entspricht, da es zum Speichern von Bits verwendet wird und auch einem Register entspricht, das auch zum Speichern von Daten verwendet wird. Aber nachdem ich einige Artikel im Internet gelesen hatte, …
In Logikschaltplänen habe ich verschiedene Konventionen zum Benennen von Ein- und Ausgängen von Logikgattern und kombinatorischen Schaltungen gesehen. Zustandsbehaftete Elemente wie Latches und Flip-Flops haben jedoch häufig ihren "Zustand" Q. Ich vermute, dass es einen Zusammenhang mit abstrakten Finite-State-Maschinen aus der theoretischen Informatik gibt, in denen "Zustand" oft auch Q …
Es scheint eine Reihe unterschiedlicher Definitionen von Flip-Flops und Latches zu geben, von denen einige widersprüchlich sind. Das Informatik-Lehrbuch für den Kurs, den ich unterrichte, ist wahrscheinlich das verwirrendste (in der Tat habe ich wenig Vertrauen in das Buch, weil es an mehreren Stellen einfach falsch ist). Ich bin mit …
Da die asynchrone serielle Kommunikation auch heutzutage unter elektronischen Geräten weit verbreitet ist, sind viele von uns meiner Meinung nach von Zeit zu Zeit auf eine solche Frage gestoßen. Stellen Sie sich ein elektronisches Gerät Dund einen Computer vor, PCdie mit einer seriellen Leitung (RS-232 oder ähnlich) verbunden sind und …
Die Frage: Wann werden Latches in einem FPGA, der beide unterstützt, besser verwendet als Flip-Flops? Hintergrund: Es ist ein bekanntes Prinzip, dass bei FPGAs pegelsensitive transparente Latches vermieden werden sollten und ausschließlich kantensensitive Flip-Flops verwendet werden sollten. Die meisten FPGA-Architekturen unterstützen sowohl Latches als auch Flip-Flops. Der allgemeine Ratschlag - …
Ich versuche Flip Flops & Latches zu verstehen. Ich lese aus dem Digital Logic-Buch von Morris Mano. Eine Sache, die ich nicht verstehen kann, ist, warum wir Flip-Flops takten? Ich verstehe, warum wir aktivierte oder mit einem Gatter versehene Verriegelungen benötigen. Aber wozu dient die Uhr? Ich kann das nicht …
Was sind die einfachsten, billigsten und kleinsten Möglichkeiten, einen Momentschalter zu veranlassen, einen Schaltausgang mit zwei Zuständen zu erzeugen (Verriegeln des Momentschalters)? Mit anderen Worten, der Ausgang ist kontinuierlich niedrig, und wenn Sie kurz die Taste / den Taktschalter drücken, wechselt der Ausgang zu kontinuierlich hoch, und wenn Sie ihn …
Ich verstehe, was Metastabilität ist, verstehe aber nicht, wie das Verknüpfen von Flip-Flops dies reduziert? Wenn der Ausgang des ersten Flipflops metastabil ist, wird dieser als Eingang für den zweiten verwendet. Ich sehe aber nicht, wie das 2. Flip-Flop mit diesem Eingang etwas anfangen und ihn stabilisieren kann. Danke im …
Ich kann mich nicht darum kümmern, wie der SR Latch funktioniert. Anscheinend steckt man eine Eingangsleitung von R und eine andere von S und soll Ergebnisse in Q und Q 'erhalten. Sowohl R als auch S erfordern jedoch eine Eingabe von der Ausgabe des anderen, und die Ausgabe des anderen …
In diesem Diagramm Was wäre der Anfangszustand für Q? Da die erste NOR für S und R auf vorherigen Ergebnissen beruht, muss für die erste Iteration etwas vorhanden sein? HINWEIS: Ich bin in einem Kurs für digitale Logik im ersten Jahr, daher ist die Frage für den theoretischen Gebrauch (Tabellenerstellung, …
In meinen Vorlesungsunterlagen lese ich immer wieder "Tor nicht auf die Uhr". Ich habe versucht, im Internet zu suchen, aber ich kann die genaue Bedeutung dieses Ausdrucks nicht finden.
Ich bin auf das RS-Flip-Flop gestoßen und habe versucht, dies auf einem Simulator zu implementieren und tatsächliche Logikgatter zu verwenden. Ich bin mir aber immer noch nicht sicher, ob ich den instabilen oder den verbotenen Fall S = 1, R = 1 im Flip-Flop richtig verstanden habe. Kann mir jemand …
Betrachten Sie ein durch eine positive Flanke ausgelöstes D-Flipflop mit dem Eingangssignal X mit einer Einrichtzeit von 20 ns und einer Haltezeit von 0 ns. Was wird die Ausgabe sein? C ist ein Taktsignal mit einer Periode von 40 ns. Während der 6. positiven Flanke sehen wir, dass die Daten …
Ich habe vor kurzem angefangen, Flip-Flops zu studieren und stecke an diesem Punkt fest: In einigen Video-Tutorials wird das SR-Flip-Flop folgendermaßen erklärt: Sie verwenden also NAND-Gatter und erzeugen eine Übergangstabelle wie diese: | t | t+1 | S | R | Q | 0 | 0 | INVALID | 0 …
We use cookies and other tracking technologies to improve your browsing experience on our website,
to show you personalized content and targeted ads, to analyze our website traffic,
and to understand where our visitors are coming from.
By continuing, you consent to our use of cookies and other tracking technologies and
affirm you're at least 16 years old or have consent from a parent or guardian.