Ich bin mit der Verwendung von Schmitt-Triggern bei der Schnittstelle mit Signalen mit niedriger Anstiegsgeschwindigkeit / sinusförmigen Wellenformen vertraut . In einem neueren Design habe ich unsere FPGA-E / A-Konfigurationen gesäubert und festgestellt, dass ich den Schmitt-Trigger für viele E / A-Pins eingeschaltet gelassen habe, die ihn nicht unbedingt benötigen …
Nehmen wir an, ich habe eine Ausgangsleistung und möchte damit einen Vin-Chip versorgen. Aber nehmen wir an, es sind ein paar verschiedene digitale Vccs auf dem Chip, die ich mit Strom versorgen möchte, wie eine Schiene für einen LO, eine Schiene für ein Radio, eine Schiene für etwas anderes Digitales …
Ich habe einige Fragen, bei denen ich mir nicht sicher bin: Ich habe eine Platine mit klassischem 2-seitigem PCB-Design entworfen. Die Frequenz ist für mich kein großes Problem, aber mit ESD setzt sich meine CPU selbst zurück. (CPU-Takt 20 MHz und einige Datenübertragungsleitungen bei 10 MHz, 2 MHz, 400 kHz) …
Gerade ein Design einer 8-Lagen-Leiterplatte fertiggestellt, beträgt die höchste Frequenz 125 MHz. Ich möchte, dass dieses Design beim ersten Mal richtig funktioniert. Wie soll ich das Design überarbeiten und worauf muss ich achten? So etwas wie eine Checkliste wird sehr geschätzt :) Edit # 1: 6 Mar 2012: Board erhalten …
We use cookies and other tracking technologies to improve your browsing experience on our website,
to show you personalized content and targeted ads, to analyze our website traffic,
and to understand where our visitors are coming from.
By continuing, you consent to our use of cookies and other tracking technologies and
affirm you're at least 16 years old or have consent from a parent or guardian.