Als «layout» getaggte Fragen

Beim Layout wird eine Leiterplatte entworfen, einschließlich der Platzierung von Teilen und der Verlegung von Leiterbahnen.

4
Kann ich Traces über "No Connection" -Pins ausführen?
Mehrere ICs werden in Gehäusen mit mehr Pins hergestellt, als sie unterstützen. Beispielsweise verfügt der LM317 in einem SO8-Gehäuse über 4 V OUT- Pins und 2 N / C- Pins (keine Verbindung) . Ich möchte oft Spuren durch die N / C-Pins ziehen, um das Routing zu vereinfachen, aber ich …

1
PCIe, Diagnose und Verbesserung eines Augendiagramms
Ich habe ein Design implementiert, das PCIe verwendet. Etwas anders ist, dass die PCIe-Schnittstelle als Chip-zu-Chip-Kommunikationsspur auf einer einzelnen Leiterplatte verwendet wird (z. B. kein PCIe-Anschluss). Das Root-Complex-Gerät ist ein Freescale i.MX6, das mit PCIe Gen 2 kompatibel ist, und das Gerät, mit dem ich kommuniziere, ist ein Marvell WiFi-Modul, …

1
Entwickeln für hohe Beschleunigung
Ich bin gerade dabei, ein Board für eine Roboteranwendung zu entwerfen, die sich sehr schnell drehen wird, und frage mich, ob es etwas Besonderes gibt, das berücksichtigt werden muss. Es wird im Stadion mit 6000 U / min sein, wobei die Kante des Brettes 50 mm von der Mitte entfernt …


2
Mixed-Signal-PCB-Layout für PSoC
Ich entwickle eine Leiterplatte für eine analoge Sensoranwendung. Es verwendet den internen ADC auf einer PSoC3. Wie üblich ist die Anwendung sehr platzbeschränkt (11 mm x 21 mm), so dass ich beim PCB-Layout einige Kompromisse eingehen musste, die ich auf einer größeren PCB nicht gemacht hätte. Die Platine wird mit …

4
Welche Impedanzen muss ich beim Verlegen von Leiterplatten berücksichtigen?
Ich entwerfe langsame Schaltkreise für Mikrocontroller und dergleichen (normalerweise mit weniger als 20 MHz), und jetzt beginne ich mit einigen schnelleren Schaltkreisen. Was ich wissen möchte ist: Welche Überlegungen müssen für Spuren in Hochgeschwindigkeitsstrecken angestellt werden? Muss ich jede Leitung zwischen zwei Hochgeschwindigkeitsgeräten einer Impedanzanpassung unterziehen? Müssen alle Spuren gleich …

3
Ich habe mich in einer Ecke gemalt. Wie gestalte ich?
Ich bin ein Hobbyist, der hauptsächlich in DC-Projekten arbeitet. Zum Entwickeln und Testen verwende ich Steckbretter und später eine Lochplatte. Meine Projekte haben normalerweise eine geringe Anzahl: ein Arduino Nano / Pro Mini + ein paar ICs. Alle meine Arbeiten sind Unikate, und die Herstellung einer Leiterplatte kommt für mich …

5
Platine ohne EDA
Für mich besteht kein Zweifel daran, dass eine der zeitaufwändigsten Aufgaben bei der Herstellung eines neuen Boards darin besteht, vom Rattennest zum endgültigen Layout zu gelangen. Ich muss zugeben, dass ich kein Experte bin, aber für mich dauert es Tage, und ich würde es ohne die Hilfe von Kicad niemals …
14 layout  eda 

2
Was ist der Zweck von Kupferebenen in einem Schaltnetzteil?
Ich möchte einen Abwärtswandler zur Versorgung eines 3,3-V-Mikrocontrollers einbauen und habe mit dem Power Designer von TI ein empfohlenes Layout für meine Parameter erstellt. Mir ist aufgefallen, dass die Kupferebenen hier im Vergleich zu den Stellflächen der beteiligten Komponenten recht groß sind. Ich verstehe den Wert, eine Ebene für den …


3
Ethernet-Layout-Richtlinien
Ich arbeite an einem Ethernet-Design mit Gleichstromanschluss und habe viele Ethernet-Layout-Richtlinien von vielen Semi-Anbietern mit unterschiedlichen Empfehlungen heruntergeladen. Ich habe zum Beispiel App-Hinweise gelesen, in denen fast jede mögliche Position des Abschlusswiderstands empfohlen wird. Platzieren von Abschlusswiderständen am PHY, am Magnetics, dem TX am PHY und dem RX am Magnetics …
13 pcb  ethernet  layout 





Durch die Nutzung unserer Website bestätigen Sie, dass Sie unsere Cookie-Richtlinie und Datenschutzrichtlinie gelesen und verstanden haben.
Licensed under cc by-sa 3.0 with attribution required.