Ok, das ist wahrscheinlich eine grundlegende Frage, aber ich verstehe, wie SR-Latches funktionieren, abgesehen von einer Sache.
Im R-Eingang und im S-Eingang können Sie sie auf 0 oder 1 setzen ..... aber was ist mit den Eingangsleitungen neben ihnen (die vom Ausgang des R oder Gates oder S oder Gates abhängen) ...... Was machen diese "Start" als.
Ich nehme an, es ist Null ..... aber mit dem allerersten Taktsignal (To R oder S) .... hat es noch nicht die Ausgangsleitung vom anderen ODER-Gatter erhalten ... also wie kann es ein erstes bekommen Ausgabe.
Stellen wir uns vor, das erste Taktsignal sei R = 1 und S = 0 .... was ist mit der R- oder Gates-Eingangsleitung daneben (die vom S OR-Gate-Ausgang abhängt) ..... wie kann es das bekommen beim ersten "Eingangs" -Signal. Das verwirrt mich?
Nehmen wir einfach an, dass es Null ist oder was?
Bearbeiten: Da die Frage verwirrend ist, befindet sich die Eingabezeile RECHTS unter dem R (beide gehen in das obere ODER-Gatter, ich spreche von dem direkt darunter). Da es vom S-Ausgang abhängt ... wenn es das erste "Clock" -Signal ist ... auf was würde es eingestellt sein? Null? Da es offensichtlich auf die Ausgabe von S warten muss, bevor es tatsächlich auf irgendetwas gesetzt werden kann ... aber zunächst, was es berücksichtigt.