Es wäre theoretisch möglich, dass ein FPGA ein Konfigurationsabbild in einen externen Speicher schreibt und das Konfigurationsabbild aus dem Speicher lädt, um sich selbst neu zu konfigurieren. Dies wäre eine "nicht dynamische" Rekonfiguration.
Können FPGAs ihre Logikstruktur dynamisch umverdrahten? Während Flip-Flops ihren Wert modifizieren können, habe ich noch nichts von einer dynamischen Rekonfiguration der Nachschlagetabellen und internen Verdrahtungen gehört, die die Logikstruktur bilden.
Kann die interne FPGA-Logik (außer den Speichern) dynamisch geändert werden? Wenn nein, warum nicht?