Wie misst man die Phasendifferenz zweier Signale gleicher Frequenz in einem FPGA?
Angenommen, ich habe zwei 150-MHz-Signale (intern im FPGA), die synchron zueinander sind, aber durch eine konstante Phasendifferenz ausgeglichen sind. Wie könnte ich dies messen?
Ich habe bestehende Methoden eines Time-to-Digital-Wandlers auf einem FPGA untersucht, aber diese betreffen hauptsächlich zwei einmalige Start- und Stoppsignale und die Messung der Zeit zwischen diesen beiden Ereignissen. Ich frage mich, ob es eine bessere Methode gibt, wenn wir wissen, dass sich die Signale mit einer konstanten Phasendifferenz wiederholen.