Ich verstehe einige Dinge:
- DRAM speichert jedes Datenbit in einem winzigen Kondensator mit einer gewissen Potentialdifferenz.
- Sofern der Kondensator nicht an ein Niederspannungsende angeschlossen ist, sollte die Potentialdifferenz gleich bleiben.
Warum müssen wir die im Kondensator im DRAM gespeicherte Potentialdifferenz auffrischen?
ODER
Warum und wie verliert der Kondensator die Ladung im DRAM? (Sind Kondensatoren an Niederspannungsenden angeschlossen?)
Sollten sich die Kondensatoren nicht auf die Potentialdifferenz beziehen und der DRAM aus diesem Grund wie ein nichtflüchtiger Speicher funktionieren?
Aktualisieren:
Auch wenn Sie den von Harry Svensson angesprochenen Punkt in Kommentaren beantworten können:
- Warum müssen die Kondensatoren im DRAM aktualisiert werden, während die Kondensatoren in den Gates in analogen FPGAs irgendwie ihre Ladung behalten?